Objetivos:  Analisar e projetar redes de chaveamento, combinacionais e sequenciais, implementadas com circuitos integrados padrões e componentes programáveis após o encapsulamento – CPLD/FPGA. 

Conteúdo: Operadores lógicos, análise e síntese de sistemas digitais, formas de representação de função, métodos de simplificação, ferramenta EDA, CPLD/FPGA, projeto de redes combinacionais, uso de circuitos MSI (codificador, decodificador, multiplexador, demultiplexador, comparador de magnitude, somador, unidade lógica aritmética), circuitos biestáveis, aplicações digitais com contador e registrador, oscilador, circuito mono-estável, análise e projeto de controlador digital, elementos de memória.